EDA

工学

論理合成|HDLをゲートレベルに自動変換する設計フロー

論理合成 論理合成とは、デジタル回路の設計においてハードウェア記述言語(HDL)などで書かれた抽象的な設計情報を、標準セルやゲートレベルのネットリストへ自動変換する工程である。論理回路を機能的に記述する段階と、実際のゲートやフリップフ...
工学

論理回路|デジタル演算と制御を支える基礎構成

論理回路 論理回路とは、デジタル信号の組み合わせやタイミングを制御し、所望の処理や演算を行うための回路構成を指す。コンピュータやスマートフォンをはじめ、多くの電子機器で情報を二進法に基づいて取り扱うために活用されており、高速化や省電力...
工学

レイアウト設計|プロセスや品質を左右する物理配置技術

レイアウト設計 レイアウト設計とは、半導体ICや電子基板上の回路ブロックを物理的に配置し、配線や電源経路、放熱構造などを総合的に最適化する工程である。論理回路や機能ブロックの配置場所を決定し、必要な配線資源やスペースを確保しながら高性...
工学

リコンフィギュラブル|再構成可能なシステム

リコンフィギュラブル リコンフィギュラブルとは、ハードウェアやソフトウェアの構成を柔軟に切り替え、必要に応じて機能を再定義できるシステムやデバイスを指す。従来の固定的な回路設計やプログラムとは異なり、用途や負荷状況の変化に合わせて適切...
工学

フロアプラン|半導体ICのブロック配置を最適化する

フロアプラン フロアプラン(floor planning)とは、半導体ICの物理設計工程において、論理回路ブロックや各種IP(Intellectual Property)モジュール、メモリ、アナログ回路などをチップ上に最適に配置し、配...
工学

ビヘイビアモデル|高レベルの動作を抽象化する設計手法

ビヘイビアモデル ビヘイビアモデルとは、システムや回路の動作を抽象的かつ包括的に捉えるためのモデル化手法である。主に電子設計自動化(EDA)やソフトウェア開発において用いられ、システム全体の入出力や機能的挙動を把握しやすくする役割を担...
工学

パターンレイアウト|物理形状を最適化し回路性能を高める設計工程

パターンレイアウト パターンレイアウトとは、半導体のチップ設計工程において物理形状のパターンを用いながら回路を配置・配線する方法を指すものである。具体的には四角形や多角形などのポリゴンを駆使し、論理合成後のネットリストに従ってトランジスタ...
工学

デバイス設計|半導体の性能と信頼性を左右する中核工程

デバイス設計 デバイス設計とは、半導体デバイスの構造や動作特性を最適化し、高性能かつ信頼性の高いチップを実現するための工程である。具体的にはトランジスタのサイズやドーピング濃度、層構成などを精緻に決定し、所望の電気的特性を引き出すため...
工学

デザインハウス|半導体の回路設計を行う

デザインハウス デザインハウスとは、半導体製造における重要な役割を担う受託設計企業のことである。具体的には、半導体メーカやファウンドリなどから設計や開発のプロジェクトを請け負い、回路の仕様策定から論理設計・レイアウト設計・検証までを包...
工学

協調検証|分野横断的な総合検証アプローチ

協調検証 協調検証とは、複数の領域やツール、チームが連携してシステムの動作を総合的かつ効率的に検証する手法である。近年の半導体開発においては、デジタル回路とアナログ回路、ソフトウェアとハードウェアなど異なるドメインが深く結びついており、一...
タイトルとURLをコピーしました